文章 2024-05-26 来自:开发者社区

基于FPGA的NC图像质量评估verilog实现,包含testbench和MATLAB辅助验证程序

1.算法运行效果图预览vivado2019.2和matlab2022a测试,结果如下: 2.算法运行软件版本vivado2019.2 matlab2022a 3.算法理论概述 图像质量的含义包括图像的逼真度和图像的可读懂性。所谓图像的逼真度是指被评价图像与标准图像的偏离程度,偏差越小,逼真度越高。而图像的可读懂性是指由图像能向人或机器提供信息的能力,它不仅与图像系统的应用要求有...

基于FPGA的NC图像质量评估verilog实现,包含testbench和MATLAB辅助验证程序
文章 2023-11-04 来自:开发者社区

基于FPGA的Lorenz混沌系统verilog开发,含testbench和matlab辅助测试程序

1.算法运行效果图预览 将vivado的仿真结果导入到matlab显示三维混沌效果: 2.算法运行软件版本vivado2019.2 matlab2022a 3.算法理论概述 洛伦兹混沌系统是一种非线性动力系统,最初由爱德华·洛伦兹(Edward Lorenz)于1963年引入,它的简单方程组引发了混沌理论的开创性研究。该系统是混沌现象的典型范例,展示了复杂、不可预测的行为,即使在...

基于FPGA的Lorenz混沌系统verilog开发,含testbench和matlab辅助测试程序
文章 2023-07-23 来自:开发者社区

m基于FPGA的QPSK软解调verilog实现,含testbench和MATLAB辅助验证程序

1.算法仿真效果 本系统进行了两个平台的开发,分别是: Vivado2019.2 Quartusii18.0+ModelSim-Altera 6.6d Starter Edition 其中Vivado2019.2仿真结果如下: Quartusii18.0+ModelSim-Altera 6.6d Starter Edition的测试结果如下: matlab测试: 2.算法...

m基于FPGA的QPSK软解调verilog实现,含testbench和MATLAB辅助验证程序
文章 2023-05-27 来自:开发者社区

m基于FPGA的LDPC最小和译码算法verilog实现,包括testbench和matlab辅助验证程序

1.算法仿真效果matlab2022a/vivado2019.2仿真结果如下: matlab仿真: 0.5码率,H是4608×9216的矩阵。 FPGA仿真: 对比如下: 2.算法涉及理论知识概要 LDPC译码分为硬判决译码和软判决译码。 硬判决译码又称代数译码,主要代表是比特翻转(BF)译码算法,它的实现比较简单,但是译码性能很差。硬判决译码的基本假设是当校验...

m基于FPGA的LDPC最小和译码算法verilog实现,包括testbench和matlab辅助验证程序
文章 2023-05-25 来自:开发者社区

基于FPGA的医学图像中值滤波verilog实现,包括testbench和MATLAB验证程序

1.算法仿真效果matlab2022a/Vivado2019.2仿真结果如下: 通过matlab产生带噪声医学图片: FPGA仿真: 通过MATLAB读取FPGA的仿真数据,并显示滤波后图像: 2.算法涉及理论知识概要 中值滤波是一种非线性数字滤波器技术,经常用于去除图像或者其它信号中的噪声。这个设计思想就是检查输入信号中的采样并判断它是否代表了信号,使用奇数个采样组成的观察窗实现...

基于FPGA的医学图像中值滤波verilog实现,包括testbench和MATLAB验证程序
文章 2023-05-20 来自:开发者社区

基于FPGA的Hamming编译码verilog开发实现,包括testbench测试程序

1.算法仿真效果vivado2019.2仿真结果如下: 2.算法涉及理论知识概要 汉明码(Hamming Code),是在电信领域的一种线性调试码,以发明者理查德·卫斯里·汉明的名字命名。汉明码在传输的消息流中插入验证码,当计算机存储或移动数据时,可能会产生数据位错误,以侦测并更正单一比特错误。由于汉明编码简单,它们被广泛应用于内存(RAM)。 人们在汉明码出现之前使用过多种检查错...

基于FPGA的Hamming编译码verilog开发实现,包括testbench测试程序
文章 2023-05-18 来自:开发者社区

基于FPGA的FIR低通滤波器verilog开发,包含testbench测试程序,输入噪声信号使用MATLAB模拟产生

1.算法仿真效果VIVADO2019.2/matlab2022a仿真结果如下: 运行matlab: 将matlab得到的数据文件保存到FPGA的project_13.sim\sim_1\behav\xsim路径,测试仿真时,可以自动调用matlab任意产生的测试数据。 rtl: 2.算法涉及理论知识概要 FIR(Finite Impulse Response)滤波器:...

基于FPGA的FIR低通滤波器verilog开发,包含testbench测试程序,输入噪声信号使用MATLAB模拟产生
文章 2023-05-13 来自:开发者社区

m基于FPGA的viterbi译码verilog实现,包含testbench和MATLAB配套验证仿真程序

1.算法仿真效果vivado2019.2/matlab2022a仿真结果如下:对比matlab仿真结果如下:可以看到编码后的结果和matlab的编码结果完全相同。 2.算法涉及理论知识概要 viterbi译码算法是一种卷积码的解码算法。优点不说了。缺点就是随着约束长度的增加算法的复杂度增加很快。约束长度N为7时要比较的路径就有64条,为8时路径变为128条。 (2<<(N-1))...

m基于FPGA的viterbi译码verilog实现,包含testbench和MATLAB配套验证仿真程序

本页面内关键词为智能算法引擎基于机器学习所生成,如有任何问题,可在页面下方点击"联系我们"与我们沟通。