文章 2023-06-23 来自:开发者社区

基于FPGA的DDS开发和实现,可修改输出正弦的频率和相位,包含testbench

1.算法仿真效果vivado2019.2仿真结果如下: 输出2个不同频率的正弦信号: 修改相位,得到如下所示。 2.算法涉及理论知识概要 直接数字频率合成技术 (Direct Digital Synthesis)完全不同于我们己经熟悉的直接频率合成技术和锁相环频率合成技术。直接数字频率合成技术(简称DDS)的理论早在七十年代就被提出。它的基本原理就是利用采样定理,通过查表法产生波...

基于FPGA的DDS开发和实现,可修改输出正弦的频率和相位,包含testbench
文章 2023-04-08 来自:开发者社区

基于FPGA的AES加密解密vivado仿真,verilog开发,包含testbench

1.算法描述 AES, 高级加密标准, 是采用区块加密的一种标准, 又称Rijndael加密法. 严格上来讲, AES和Rijndael又不是完全一样, AES的区块长度固定为128比特, 秘钥长度可以是128, 192或者256. Rijndael加密法可以支持更大范围的区块和密钥长度, Rijndael使用的密钥和区块长度均可以是128,192或256比特. AES是对称加密最流行的...

基于FPGA的AES加密解密vivado仿真,verilog开发,包含testbench

本页面内关键词为智能算法引擎基于机器学习所生成,如有任何问题,可在页面下方点击"联系我们"与我们沟通。

产品推荐

云服务器ECS

云服务器ECS是一种安全可靠、弹性可伸缩的IaaS级云计算服务。在这里你可以获取最新的ECS产品资讯、最前沿的技术交流以及优惠活动等信息,加速自己的技术成长。

+关注