【数字设计】芯动科技|芯原科技_2023届_笔试面试题目分享
一、投稿方式因为作者不是今年的应届生,因此本专栏(数字IC笔试面试专栏)的建设需要粉丝朋友们共同进行,现开放邮箱笔试面经投稿地址如下E210064@e.ntu.edu.sg,欢迎读者朋友们进行投稿,参与的朋友有机会获得数字IC相关纸质书籍,先到先得哦!二、芯动科技一面介绍实习所做的工作Asic设计的流程确定芯片的具体指标:系统级设计RTL 寄存器传输级设计功能验证逻辑综合形式验证(静态验证)ST....

【数字设计】哲库科技_2023届_笔试面试题目分享
一、投稿方式因为作者不是今年的应届生,因此本专栏(数字IC笔试面试专栏)的建设需要粉丝朋友们共同进行,现开放邮箱笔试面经投稿地址如下E210064@e.ntu.edu.sg,欢迎读者朋友们进行投稿,参与的朋友有机会获得数字IC相关纸质书籍,先到先得哦!二、一面1.介绍实习所做的工作,介绍有成就的点2.IC设计流程,从前端到后端确定芯片的具体指标:系统级设计RTL 寄存器传输级设计功能验证逻辑综合....

【数字设计】壁仞科技_笔试面试题目分享
笔试壁仞科技的笔试题除了常规的IC设计或者验证的内容外,还包括浮点数的运算,DDR的带宽,PCIE的带宽等与公司业务高度相关的题目,难度比较大,其中的题目包括如下1.以下四个概念的区分,同时判断以下哪一个DFX是在综合中实现的(以下均不应该在综合中实现)DFT:Design for TestabilityDFM:Design for ManufacturabilityDFR:Design for....

【数字设计】小米科技_笔试面试题目分享
笔试题目小米的数字IC设计笔试考察重点相较于其他企业的区别较大,设计的内容包括PLL锁相环,时钟频率,高斯滤波,verilog语法,手撕代码等内容,具体记录的题目如下下列关于PLL电路表述正确的是:1.PLL相对于参考时钟,可以输出分频,倍频,分数频的时钟2.PLL的jetter等于同步数字电路中clock uncertainty的设定值3.PLL输入的参考时钟ketter值,在PLL输出是会变....

【数字设计】联发科技_笔试面试题目分享
笔试联发科技笔试内容考试比较全面,对verilog语法的掌握,验证方法论,设计方法论,低功耗,跨时钟域,复位,C语言等均有涉猎举例说明同步复位和异步复位,什么情况下使用异步复位同步释放,举一个异步复位同步释放的列子:什么情况下要用异步复位同步释放未在本模块时钟域做过“异步复位,同步释放”处理的复位信号,提供给本模块做异步复位使用时,都需要做“异步复位,同步释放”处理。常见于系统内两部件不在同一时....

【数字设计】乐鑫科技_笔试面试题目分享
笔试乐鑫科技笔试内容考试比较全面,对verilog语法的掌握,验证方法论,设计方法论,低功耗,跨时钟域等均有涉猎其中包含如下知识点Verilog中标识符非法的问题,不能以数字作为最开头代码覆盖率包括:行覆盖率 ,路径覆盖率,翻转覆盖率,状态机覆盖率fork join /any/none 的区别外加 disable的使用下列可以改善数字电路特性的/改善关键路径/STA的相关知识:重定时(在不增加寄....

本页面内关键词为智能算法引擎基于机器学习所生成,如有任何问题,可在页面下方点击"联系我们"与我们沟通。
Java面试那些事儿
手把手带您学习Java,开启编程之路。
+关注